MS32F7223
CPU RISC de 8 bits, flash de 8k × 16bit, 512 byte sram, 256 × 16bits EEPROM, ∑-δ ADC MCU.
n 8PedaçoCPUEssencial
² Simplificar o conjunto de instruções,8Pilha de hardware de profundidade de aula
² CPUPara um relógio duplo, o sistema pode estar alto no sistema/Alterne entre relógios de baixa frequência
² Bell de alta frequência do sistemaFCPUConfigurado comoFHOSCde2/4/8/16Frequência
² Relógio de baixa frequência do sistemaFCPUFixoFLOSCde2Frequência
n Memória do programa
² 8K×16PedaçoFLASHA memória do programa pode ler o conteúdo da memória do programa por endereçamento indireto
² Apoie a programação de queimaduras elétricas e a autoprogramação no quadro, pelo menos10,000Segunda categoria
n Memória de dados
² 512byteSRAMUma variedade de métodos de abordagem, como abordagem direta, endereçamento indireto e outros métodos de abordagem (dos quais256Bytes são divididos em2Indivual128Byte Memory Group, você precisa selecionar o grupo correspondente através da posição de registro ao abordar)
² 256×16PedaçoEEPROMDigite a memória de dados, suporta registros separados e lê e grava de software, pelo menos o número de tempos de escrita10,000Segunda categoria
n 2Formar um comunista14IndivualI/O
² P0(P00~P05),P1(P10~P17)
² Todas as portas suportam a entrada schmidt e suporta saída de push -pull
² P10Pode ser reutilizado como redefinição externaRSTdigitar,P00/P01ouP02/P03ReusoIICDurante a interface, a saída da abertura
² P10/P11Pode ser reutilizado como uma entrada externa do oscilador de relógio/Saída
² Todas as portas construíram -in -up -p -up e resistência à derrubada, que podem ser usadas sozinhas
² P16/P17Pode ser reutilizado como uma entrada de interrupção externa, apoiando a função de interrupção externa de interrupção
² P0Todas as portas suportam a função de interrupção de interrupção do teclado e podem ser ativadas sozinhas
n Fonte do relógio do sistema
² Construído -em alta frequênciaRCOscilador (8MHz±2%@-20℃~70℃/4MHz/2MHz/1MHz), Pode ser usado como uma fonte de relógio de alta frequência do sistema e entre eles8MHzO relógio pode ser usado como um relógio de alta frequênciaFHCLKUsado como fonte de relógio para alguns módulos periféricos
² Construído -em baixa frequênciaRCOscilador (32KHz@5V,22KHz@3V), Pode ser usado como uma fonte de relógio de baixa frequência para o sistema
² Suporte a conexão externa Oscilador de cristal de baixa frequência (32768Hz), Pode ser usado como uma fonte de relógio de baixa frequência para o sistema
n Modo de trabalho do sistema
² Modo de alta velocidade:CPUCorra no relógio de alta frequência, trabalhe com fonte de relógio de baixa frequência
² Modo de baixa velocidade:CPUExecutar em um relógio de baixa frequência, a fonte de relógio de alta frequência é opcional ou funcionando
² HOLD1Modo (modo de baixo consumo de energia):CPUParadse, trabalho com fonte de relógio de alta frequência, fonte de baixa frequência, fonte opcional, parada ou trabalho
² HOLD2Modo (modo de baixo consumo de energia):CPUPassagem, parada de fontes de relógio de alta frequência, trabalho de fonte de baixa frequência do relógio
² Modo de dormência (modo de baixo consumo de energia):CPUPalácio, alto/Paradas de relógio de baixa frequência
n Contador interno de cachorro Ziqi (WDT)
² O tempo de transbordamento pode ser configurado:16ms/64ms/256ms/1024ms@5V,23ms/93ms/372ms/1489ms@3V
² O modo de trabalho pode ser configurado: sempre acenda, feche e desative em baixo modo de consumo de energia
n 3Cronômetro
² 16Timer de putterT0, Pode alcançar a função de contagem externa
² 12Timer de putterT1, Pode alcançar a contagem externa e12PedaçoPWMFunção
² 8Timer de putterT2,Pode conseguir3A independência do ciclo da estrada ocupa a proporção de deverPWM(em1Estrada pode ser escalável para1certo8+3Modelo com um complemento de área mortaPWM)
n 1Indivual24Diferença totalΣ-ΔtipoADC
² A tensão de trabalho é internaLDOA tensão de saídaVLDO(SaídaVDDTensão)
² apenas/Suporte de entrada negativa14EstradaGNDCanais de entrada única externos diferenciais (AN0~AN13), Também pode compensar mais o canal de entrada diferencial externo
² Built -En Front -Level Gain Programmable amplificador CircuitoPGA, Alta impedância de entrada
² Tensão de referência opcional:VLDO、VLDO/2, Tensão de referência internaVIR(1.024V±0.5%, Do portoVIROSaída), tensão de referência externaVER(VERIdigitar)
² ADCRelógio: Periféricos de relógio de alta frequênciaFHCLK(8MHz)de8/24Frequência
² Ampliação de entrada diferencial (incluindo o nível frontalPGAAmpliar)0.25/0.5/1/2/4/8/16/32/64/128/256Opcional
² Taxa de amostragem excessiva64~32768Taxa de amostragem opcional10Hz@32768~15.626KHz@64Opcional
² apoiar50Hz/60HzFiltragem de frequência@Taxa de amostragem=10Hz
² Sensor de temperatura construído (em vez de temperatura (±0.5℃), A tensão de saídaVTSpode ser usado comoADCPositivo/Sinal de entrada negativo
n Circuito de tensão linear de alta velocidadeLDO
² Tensão de saída (valor típico)2.5V/2.8V/3.0V/3.3VOpcional, aciona a corrente ≥ ≥10mA
² Valor típico do coeficiente de desvio da temperatura ±50ppm/℃
² PrecisoLDOExterno0.1μF~1μFCapacitância do solo
n 1Comunicação de ônibus em grupoIICInterface principal
² apoiar7Colocando o host de codificação de endereço/Do modo da máquina, suporte do modo de máquina2Endereço de endereço do grupo e endereço de codificação e transmissão (00H)codificação
² A fonte do relógio é um relógio de alta frequênciaFHCLK(8MHz), Teoria da taxa de comunicação mais suportes400Kbps(Afetado por chips e circuitos, pode ser um pouco menor)
² Quando ocorre o endereço correspondente, a conclusão, o envio e outros incidentes, ele pode desencadear a interrupção
² Apoie a sincronização de relógio multi -hospedeiro e a arbitragem de barramento
² 2Porta de grupoSCL0/SDA0ouSCL1/SDA1Opcional
n 1Comunicação em grupoUARTinterface
² Suporte a dupla linha de dupla linha de linhas duplas, o meio -dia de trabalho assíncrono de linha única e outros modos de trabalho
² apoiar8Pedaço/9Bit bit bit (incluindo verificação escolar),1Pedaço/2Uma variedade de formatos de transmissão, como bit bit bit
² Generador de taxa de potter construído, a fonte do relógio é de alta frequência periférica do relógioFHCLK(8MHz), A taxa de Potter é o maior suporte384Kbps
² Buffer de buffer e registro de travamento construídos, enviando buffer e registro de turno para obter suporte para recibo/Dados2Cache de grau
² Envie o buffer vazio, receba e desencadeia interrupção quando o recibo for concluído, e o envio é concluído
² Modo de linha dupla2Porta de grupoRX0/TX0ouRX1/TX1Opcional, modo de linha única4Porta da estrada opcional
² Suporte no nível final da porta de entrada reversa/Saída
n Interromper
² Interrupção externa (INT0~INT1), O teclado é interrompido (P00~P05)
² Interrupção do timer (T0~T2)
² ADCInterromper,LVDInterromper
² IICInterromper,UARTInterromper (recebendo conclusão da interrupção, enviando interrupção completa, enviando buffer de interrupção vazia)
n Detecção de baixa tensãoLVD
² 1.8V/1.9V/2.0V/2.1V/2.2V/2.3V/2.4V/2.5V/2.6V/2.7V/2.8V/2.9V/3.0V/3.1V/3.2V/3.3V
n Redefinição de baixa tensãoLVR
² 1.8V/2.0V/2.4V
n Tensão operacional
² VLVR20 ~ 5.5V @ Fcpu = 0~4MHz
² VLVR18 ~ 5.5V @ Fcpu = 0~1MHz
n Formal
² SOP16/SOP8